優化IC/封裝/PCB協同設計 明導新工具發威

作者: 王智弘
2015 年 03 月 31 日

明導國際(Mentor Graphics)推出最新Xpedition Package Integrator流程,此一新設計工具可打破過往積體電路(IC)、封裝和印刷電路板(PCB)間的藩籬,讓相關設計人員能輕鬆達成協同設計與優化,尤其適合現今日益複雜的多晶片封裝。



明導國際系統設計部方法學架構師John F. Park強調,Xpedition Package Integrator設計工具能達到IC、封裝及電路板協同設計優化目標,提高整體開發效率。



明導國際系統設計部方法學架構師John F. Park表示,傳統上,IC、封裝及電路板是三種各自不同的專業領域,且設計資料難以互通,因而使得總體設計成本增加。


Park進一步指出,物聯網和先進封裝製造技術,驅使新設計方法學的誕生,如系統級封裝(SiP)、矽穿孔(TSV)和矽中介層(Silicon Interposer),以及三維晶片(3D IC)的出現,已使晶圓廠與專業封裝測試代工廠(OSAT)間的分野日益模糊,並加重封裝成本負擔,因而亟需新的協同設計工具與方法學,以達成最佳化設計。


據了解,Xpedition Package Integrator採用獨特的虛擬晶片模型概念,可真正實現IC到封裝協同優化,以高效減少層數、優化互連路徑,以及精簡/自動化對設計流程的控制,降低封裝基板和PCB成本。


Park補充,Xpedition Package Integrator還具備在單個視圖中實現跨域互連視覺化,並提供功能強大、全面且直觀易用的多模物理布局(Layout)工具,可為PCB、多晶片模組(MCM)、SiP、RF和球閘陣列(BGA)設計提供優異的布線。


此外,Xpedition Package Integrator設計工具充分利用其他明導國際的工具,例如HyperLynx訊號和電源完整性產品、FloTHERM計算流體動力學(CFD)熱建模工具,以及Valor NPI基底製造檢查工具,讓設計團隊能夠實現更快、更高效的物理路徑和無縫的工具整合,從而實現快速的原型製作,推進生產流程。

標籤
相關文章

台積電與IMEC/SVTC攜手「超越摩爾」

2009 年 10 月 30 日

加速量產 3D IC接合標準年底通關

2011 年 09 月 14 日

EDA工具到位 3D IC產業發展催油門

2012 年 03 月 28 日

發布設計參考流程 台積20奈米/3D IC製程就緒

2012 年 10 月 12 日

邁開3D IC量產腳步 半導體廠猛攻覆晶封裝

2013 年 03 月 13 日

InFO技術發展潛力佳 明導祭出新驗證解決方案

2016 年 06 月 28 日
前一篇
安迅士推出首款溫度監控網路攝影機系列
下一篇
是德示波器可進行大量匯流排量測